四川大学论坛

 找回密码
 注册(开放注册)
搜索
查看: 57837|回复: 4

[招聘信息] 澜起科技校园招聘简章

[复制链接]
发表于 2019-9-6 16:29:20 | 显示全部楼层 |阅读模式
澜起科技校园招聘简章
一、     澜起简介:
作为业界领先的集成电路设计公司之一,澜起科技致力于为云计算和人工智能领域提供高性能芯片解决方案。公司在内存接口芯片市场深耕十余年,先后推出了DDR2、DDR3、DDR4系列高速、大容量内存缓冲解决方案,以满足云计算数据中心对数据速率和容量日益增长的需求。澜起科技发明的DDR4全缓冲“1+9”架构被JEDEC采纳为国际标准,其相关产品已成功进入全球主流内存、服务器和云计算领域,占据国际市场的主要份额。
2016年以来,澜起科技与清华大学、英特尔鼎力合作,研发出津逮®系列CPU。基于津逮®CPU及澜起科技的安全内存模组而搭建的津逮®服务器平台,实现了芯片级实时安全监控功能,为云计算数据中心提供更为安全、可靠的运算平台。此平台还融合了先进的异构计算与互联技术,可为大数据及人工智能时代的各种应用提供强大的综合数据处理及计算力支撑。
澜起科技成立于2004年,总部设在上海并在昆山、澳门、美国硅谷和韩国首尔设有分支机构。
2019年7月22日澜起科技成功在上交所科创板上市,股票代码:688008,成为首批科创板上市企业中市值最高的集成电路企业。

欲了解更多信息,欢迎访问公司官网:www .montage–tech.com

二、      招聘岗位:
工作地点:昆山开发区夏东街628号
  
职位
  
学历
专业
模拟设计工程师
硕士及以上
微电子、集成电路设计、电子相关专业
数字设计工程师
硕士及以上
微电子、集成电路设计、电子相关专业
设计验证工程师
硕士及以上
微电子、集成电路设计、电子相关专业
算法工程师
硕士及以上
微电子、集成电路设计、电子相关、计算机、软件、数学相关专业
测试工程师
本科及以上
计算机、软件、通信、电子相关专业
硬件工程师
硕士及以上
计算机、软件、通信、电子相关专业
软件工程师
硕士及以上
计算机、软件、通信、电子相关专业
测试开发工程师
本科及以上
电子、通信、软件相关专业
产品工程师
本科及以上
电子、通信相关专业
封装工程师
本科及以上
微电子、材料、电子相关专业
晶圆工艺工程师
本科及以上
电子、通信、物理、化学、材料科学相关专业
失效分析工程师
本科及以上
电子、通信、物理、化学、材料科学相关专业
  
  

AnalogDesign Engineer 模拟设计工程师
负责芯片模拟电路设计相关工作
-Design,evaluate and verify analog/mixed circuits
-Workclosely with layout engineer for layout implementation
Digital Design Engineer 数字设计工程师
负责芯片数字设计相关工作
-WriteRTL coding for block or top level
-Do IPlevel synthesis / timing analysis / formality check / CDC check /Code coveragecheck

DesignVerification Engineer 设计验证工程师
负责芯片数字验证相关工作
-Createverification plans with designers;
-DevelopDV architecture and verification environment;
-Verificationexecution and sign-off;
Algorithm Engineer 算法工程师
负责芯片算法相关工作
-RD onalgorithms related to deep learning;
-SupportRTL implementation
TestEngineer(Platform/IC)测试工程师
负责芯片级/系统级功能验证和性能测试相关工作
-Work on board level chip/system function verification and performance test.
-Develop and merge the auto-test for chip test interface in server/bench.
-Analyze bug of our product and failure of customer return.

HardwareEngineer 硬件工程师
负责硬件设计相关工作
  
-Schematic design;
  
  
-PCB  board debugging;
  
-High  speed signal simulation and test;
  
  
-chip’s validation and test work;
  
Software Engineer 软件工程师
负责驱动、测试工具软件开发相关工作
-Linuxdriver development
-Softwareapplication for chip
-Toolkitdevelopment for chip/system test/validation.
Test Development Engineer 测试开发工程师(ATE)
负责ATE测试相关工作
-Develop ATE test hardware + softwareto support IC design and production;
ProductEngineer 产品工程师
负责量产良率管理、可靠性测试相关工作
-Supportproduct qualification(Characterization/Correlation/ESD/LU/LifeTest/CornerLot,etc) and maintain /enhance test yield and quality of devices in final test(FT)as well as wafer sort(CP);

Packaging Engineer封装工程师
负责芯片封装设计相关工作
-Packagedesign feasibility study to provide the more competitive package solution;Co-work with R&D team to optimize and generate the Bump map and Ball map.
-Responsiblefor completing package designs; review the design files with subcon andsubstrate vendor; generate the package simulation model.
Foundry Process Engineer 晶圆工艺工程师
与晶圆厂及内部团队合作,处理产品良率与可靠性相关问题,并实施持续改善计划
-Work with both fab and internal teams to handle productyield& reliability issues and strive for continuous improvement.
-Support design enables in product development phase,including problem solving for circuitry simulation, device operation,reliability assurance, layout, tape out, etc.
-Track emerging technologies, like MRAM/RRAM, for AI andbig data applications.

FailureAnalysis Engineer失效分析工程师
负责失效产品的电性分析、失效测试相关工作
-Electricallevel analysis on failed device, using the equipments/test bench available inlab, or setup necessary test bench by yourself to do the test on specificcircuit block.
-Co-workwith physical FA engineer and 3rd party FA lab, using related physical FAmethod to do the destructive FA on failed device, and find the physicaldefect/damage point on the device.
三、      宣讲会行程:
华东地区
9.16 上海市 上海交通大学
9.17 南京市 南京邮电大学
9.18 南京市 东南大学
9.19 南京市  南京大学
10.9 上海市 复旦大学
西南地区
9.16 成都市  四川大学
9.17 成都市  电子科技大学
西北地区
9.19 西安市  西安电子科技大学
9.20 西安市  西安交通大学
华中地区
9.24 武汉市  华中科技大学
9.25 武汉市  武汉大学
东北地区
9.24 长春市  吉林大学
9.26 沈阳市  东北大学

具体安排请扫描下方二维码,点击招聘流程→宣讲行程获悉。

四、      应聘方式:
1、 网申投递:http ://evp.51job.com/2020/montage
2、Email投递:hr@montage-tech.com(邮件标题请注明:学校+学历+姓名+职位)
3、 扫码投递:





感谢您的关注!欢迎参加现场宣讲会,宣讲会现场可直接投递简历、进行笔试哦!
更有精美礼品相赠哦!
      



 楼主| 发表于 2019-9-9 08:35:17 | 显示全部楼层
澜起简介:
作为业界领先的集成电路设计公司之一,澜起科技致力于为云计算和人工智能领域提供高性能芯片解决方案。公司在内存接口芯片市场深耕十余年,先后推出了DDR2、DDR3、DDR4系列高速、大容量内存缓冲解决方案,以满足云计算数据中心对数据速率和容量日益增长的需求。澜起科技发明的DDR4全缓冲“1+9”架构被JEDEC采纳为国际标准,其相关产品已成功进入全球主流内存、服务器和云计算领域,占据国际市场的主要份额。
 楼主| 发表于 2019-9-11 10:30:33 | 显示全部楼层
2016年以来,澜起科技与清华大学、英特尔鼎力合作,研发出津逮®系列CPU。基于津逮®CPU及澜起科技的安全内存模组而搭建的津逮®服务器平台,实现了芯片级实时安全监控功能,为云计算数据中心提供更为安全、可靠的运算平台。此平台还融合了先进的异构计算与互联技术,可为大数据及人工智能时代的各种应用提供强大的综合数据处理及计算力支撑。
 楼主| 发表于 2019-9-20 06:43:11 | 显示全部楼层
2019年7月22日澜起科技成功在上交所科创板上市,股票代码:688008,成为首批科创板上市企业中市值最高的集成电路企业。
 楼主| 发表于 2019-9-24 10:20:05 | 显示全部楼层
作为业界领先的集成电路设计公司之一,澜起科技致力于为云计算和人工智能领域提供高性能芯片解决方案。公司在内存接口芯片市场深耕十余年,先后推出了DDR2、DDR3、DDR4系列高速、大容量内存缓冲解决方案,以满足云计算数据中心对数据速率和容量日益增长的需求。澜起科技发明的DDR4全缓冲“1+9”架构被JEDEC采纳为国际标准,其相关产品已成功进入全球主流内存、服务器和云计算领域,占据国际市场的主要份额。
2016年以来,澜起科技与清华大学、英特尔鼎力合作,研发出津逮®系列CPU。基于津逮®CPU及澜起科技的安全内存模组而搭建的津逮®服务器平台,实现了芯片级实时安全监控功能,为云计算数据中心提供更为安全、可靠的运算平台。此平台还融合了先进的异构计算与互联技术,可为大数据及人工智能时代的各种应用提供强大的综合数据处理及计算力支撑。
澜起科技成立于2004年,总部设在上海并在昆山、澳门、美国硅谷和韩国首尔设有分支机构。
2019年7月22日澜起科技成功在上交所科创板上市,股票代码:688008,成为首批科创板上市企业中市值最高的集成电路企业。
您需要登录后才可以回帖 登录 | 注册(开放注册)

本版积分规则

手机访问本页请
扫描左边二维码
         本网站声明
本网站所有内容为网友上传,若存在版权问题或是相关责任请联系站长!
站长联系QQ:7123767   myubbs.com
         站长微信:7123767
请扫描右边二维码
www.myubbs.com

小黑屋|手机版|Archiver|四川大学论坛 ( 琼ICP备10200388号-9 )

GMT+8, 2024-3-28 20:38 , Processed in 0.065272 second(s), 16 queries .

Powered by 高考信息网 X3.3

© 2001-2013 大学排名

快速回复 返回顶部 返回列表